Accueil > Recherche > Étudiants/Post-docs > Nabila Abdessaied

Nabila Abdessaied

Design of a Java Simulator for Fast Prototyping of System-on-chip

samedi 1er janvier 2011

Années: 2009 (M2R)
Co-encadrant: Giovanni Funchal
Sujet: Design of a Java Simulator for Fast Prototyping of System-on-chip
Résumé:

Le travail effectué dans le présent document porte sur la conception d’un prototype de simulateur trans- actionnel en évitant les idées préconcues et les clichés de SystemC. On identifie les contraintes imposées sur l’exécution d’un modèle transactionnel par un simulateur. On définit dans une seconde phase une ex- tension du langage Java pour la modélisation transactionnelle. Le mécanisme de threads du langage Java est particulièrement adapté pour cette étude. Ainsi on démontre de la possibilité de modéliser des modèles transactionnel en utilisant un langage autre que SystemC. Après on s’intéresse à voir le comportement des platform réalisées avec JTLM et on essaye de résoudre des problèmes existant en SystemC en utilisant le nouvel modèle d’exécution JTLM.


2016

Journal articles

ref_biblio
J. Adam, H. Borel, V.J.G. Feuillard, B. Hippolyte, C. Kuhn, et al.. Multi-strange baryon production in p-Pb collisions at $\sqrt{s_\mathbf{NN}}=5.02$. Physics Letters B, Elsevier, 2016, 758, pp.389-401. ⟨10.1016/j.physletb.2016.05.027⟩. ⟨in2p3-01249887⟩
Accès au bibtex
https://arxiv.org/pdf/1512.07227 BibTex

2014

Conference papers

ref_biblio
Mirsad Buljubasic, Michel Vasquez, Haris Gavranovi ́. Two-phase heuristic for SNCF rolling stock problem. IFORS 2014 : 20th Conference of the International Federation of Operational Research Societies,, Jul 2014, Barcelona, Spain. ⟨hal-01951610⟩
Accès au bibtex
BibTex

Documents joints


Valid XHTML 1.0 Transitional
SPIP | | Plan du site | Suivre la vie du site RSS 2.0
Habillage visuel © styleshout sous Licence Creative Commons Attribution 2.5 License