Accueil > Recherche > Exposés > Prototypage virtuel de système sur puce pour une simulation rapide et (...)

Prototypage virtuel de système sur puce pour une simulation rapide et fidèle

Séminaire du Collège de France (donné à l’INRIA Sophia-Antipolis)

mercredi 29 janvier 2014

Intervenants : Laurent Maillet-Contoz et Matthieu Moy

La complexité grandissante des circuits intégrés modernes a donné lieu à de nouveaux types de circuits, qu’on appelle systèmes sur puces. Il n’est aujourd’hui plus possible d’attendre les premiers prototypes physiques pour valider la bonne intégration de leurs composants et développer le logiciel embarqué, souvent de taille considérable. Il est donc nécessaire d’utiliser des prototypes virtuels des circuits tôt dans le flot de conception du système global. Dans cet exposé bicéphale, nous présentons les techniques de prototypage virtuel basées sur l’environnement de programmation standard du domaine : SystemC/TLM.

La première partie présente les techniques établies et leur utilisation dans le contexte industriel de STMicroelectronics. Nous présentons les différentes plates-formes virtuelles utilisées pour l’anticipation du développement logiciel embarqué et la vérification fonctionnelle de son fonctionnement sur les plates-formes, et décrivons leurs caractéristiques et leurs limitations. Nous étudions la représentativité des modèles ainsi construits, y compris pour les nouveaux besoins liés à la validation de propriétés extra-fonctionnelles devenues essentielles comme la consommation d’énergie. La seconde partie présente des techniques de programmation et d’implémentation développées récemment pour répondre aux nouveaux besoins précités et aussi pour exploiter efficacement le parallélisme des machines hôtes de la simulation.

Voir en ligne : La vidéo sur le site du Collège de France

Valid XHTML 1.0 Transitional
SPIP | | Plan du site | Suivre la vie du site RSS 2.0
Habillage visuel © styleshout sous Licence Creative Commons Attribution 2.5 License